EDA考試復習試題及答案

時間:2025-04-14 17:15:17 銀鳳 EDA技術培訓 我要投稿
  • 相關推薦

EDA考試復習試題及答案

  現如今,我們會經常接觸并使用練習題,學習需要做題,是因為這樣一方面可以了解你對知識點的掌握,熟練掌握知識點!同時做題還可以鞏固你對知識點的運用!你知道什么樣的習題才是好習題嗎?以下是小編幫大家整理的EDA考試復習試題及答案,供大家參考借鑒,希望可以幫助到有需要的朋友。

EDA考試復習試題及答案

  EDA考試復習試題及答案 1

  一、選擇題:(20分)

  1.下列是EDA技術應用時涉及的步驟:

  A. 原理圖/HDL文本輸入; B. 適配; C. 時序仿真; D. 編程下載; E. 硬件測試; F. 綜合

  請選擇合適的項構成基于EDA軟件的FPGA / CPLD設計流程:

  A → ___F___ → ___B__ → ____C___ → D → ___E____

  2.PLD的可編程主要基于A. LUT結構 或者 B. 乘積項結構:

  請指出下列兩種可編程邏輯基于的可編程結構:

  FPGA 基于 ____A_____

  CPLD 基于 ____B_____

  3.在狀態機的具體實現時,往往需要針對具體的器件類型來選擇合適的狀態機編碼。

  對于A. FPGA B. CPLD 兩類器件:

  一位熱碼 狀態機編碼方式 適合于 ____A____ 器件;

  順序編碼 狀態機編碼方式 適合于 ____B____ 器件;

  4.下列優化方法中那兩種是速度優化方法:____B__、__D__

  A. 資源共享 B. 流水線 C. 串行化 D. 關鍵路徑優化

  單項選擇題:

  5.綜合是EDA設計流程的`關鍵步驟,綜合就是把抽象設計層次中的一種表示轉化成另一種表示的過程;在下面對綜合的描述中,___D___是錯誤的。

  A. 綜合就是將電路的高級語言轉化成低級的,可與FPGA / CPLD的基本結構相映射的網表文件;

  B. 為實現系統的速度、面積、性能的要求,需要對綜合加以約束,稱為綜合約束;

  C. 綜合可理解為,將軟件描述與給定的硬件結構用電路網表文件表示的映射過程,并且這種映射關系不是唯一的。

  D. 綜合是純軟件的轉換過程,與器件硬件結構無關;

  6.嵌套的IF語句,其綜合結果可實現___D___。

  A. 條件相與的邏輯

  B. 條件相或的邏輯

  C. 條件相異或的邏輯

  D. 三態控制電路

  7.在一個VHDL設計中Idata是一個信號,數據類型為std_logic_vector,試指出下面那個賦值語句是錯誤的。D

  A. idata <= “00001111”;

  B. idata <= b”0000_1111”;

  C. idata <= X”AB”;

  D. idata <= B”21”;

  8.在VHDL語言中,下列對時鐘邊沿檢測描述中,錯誤的是__D___。

  A. if clk’event and clk = ‘1’ then

  B. if falling_edge(clk) then

  C. if clk’event and clk = ‘0’ then

  D.if clk’stable and not clk = ‘1’ then

  9.請指出Altera Cyclone系列中的EP1C6Q240C8這個器件是屬于__C___

  A. ROM B. CPLD C. FPGA D.GAL

  二、EDA名詞解釋,(10分)

  寫出下列縮寫的中文(或者英文)含義:

  1.ASIC 專用集成電路

  2.FPGA 現場可編程門陣列

  3.CPLD 復雜可編程邏輯器件

  4.EDA 電子設計自動化

  5.IP 知識產權核

  6.SOC 單芯片系統

  EDA考試復習試題及答案 2

  選擇題

  大規模可編程器件主要有 FPGA、CPLD 兩類,下列對 CPLD 結構與工作原理的描述中,正確的是( )。

  A. CPLD 是基于查找表結構的可編程邏輯器件

  B. CPLD 即是現場可編程邏輯器件的英文簡稱

  C. 初期的 CPLD 是從 FPGA 的結構擴展而來

  D. 在 Xilinx 公司生產的器件中,XC9500 系列屬 CPLD 結構

  基于 VHDL 設計的`仿真包括有①門級時序仿真、②行為仿真、③功能仿真和④前端功能仿真這四種,按照自頂向下的設計流程,其先后次序應當是( )。

  A. ①②③④

  B. ②①④③

  C. ④③②①

  D. ②④③①

  下面對運用原理圖輸入設計方法進行數字電路系統設計,哪一種說法是正確的( )。

  A. 原理圖輸入設計方法直觀便捷,很適合完成較大規模的電路系統設計

  B. 原理圖輸入設計方法多用于較規范、規模不大的電路設計,和 HDL 代碼描述方法均可以被綜合,相得益彰

  C. 原理圖輸入設計方法無法對電路進行功能描述

  D. 原理圖輸入設計方法不適合進行層次化設計

  在 VHDL 語言中,下列對進程(PROCESS)語句的語句構造及語法規則的描述中,不正確的是( )。

  A. PROCESS 為一無限循環語句

  B. 敏感信號發生更新時啟動進程,執行完畢后,等待下一次進程啟動

  C. 當前進程中申明的變量不可用于其他進程

  D. 進程由說明語句部分、并行語句部分和敏感信號參數表三部分構成

  對于信號和變量的說法,哪一種是不正確的( )。

  A. 信號用于作為進程中局部數據存儲單元

  B. 變量的賦值是立即完成的

  C. 信號在整個構造體內的任何地方都能合用

  D. 變量和信號的賦值符號不一樣

  答案:1. D 2. D 3. B 4. D 5. A

  EDA考試復習試題及答案 3

  選擇題

  下列是 EDA 技術應用時涉及的步驟:A. 原理圖 / HDL 文本輸入;B. 適配;C. 時序仿真;D. 編程下載;E. 硬件測試;F. 綜合。請選擇合適的`項構成基于 EDA 軟件的 FPGA/CPLD 設計流程( )。

  PLD 的可編程主要基于 A. LUT 結構或者 B. 乘積項結構,請指出下列兩種可編程邏輯基于的可編程結構:Altera Cyclone 系列屬于( )。

  在一個 VHDL 設計中 idata 是一個信號,數據類型為 std_logic_vector,試指出下面那個賦值語句是錯誤的( )。

  A. idata <= “00001111”;

  B. idata <= b”0000_1111”;

  C. idata <= X”AB”;

  D. idata <= B”21”

  在 VHDL 語言中,下列對時鐘邊沿檢測描述中,錯誤的是( )。

  A. if clk’event and clk = ‘1’ then

  B. if falling_edge (clk) then

  C. if clk’event and clk = ‘0’ then

  D. if clk’stable and not clk = ‘1’ then

  請指出 Altera Cyclone 系列中的 EP1C6Q240C8 這個器件是屬于( )。

  A. ROM

  B. CPLD

  C. FPGA

  D. GAL

  答案:1. AFBCE(如果是完整流程還可在 C 后加上 D,即 AFBCDE) 2. A(Cyclone 系列基于 LUT 結構) 3. D 4. D 5. C

  EDA考試復習試題及答案 4

  名詞解釋

  ASIC

  FPGA

  IP

  FSM

  HDL

  JTAG

  答案3

  專用集成電路。

  現場可編程門陣列。

  知識產權核(軟件包)。

  有限狀態機。

  硬件描述語言。

  JTAG,joint test action group,聯合測試行動小組的簡稱,又意指其提出的一種硬件測試標準,常用于器件測試、編程下載和配置等操作。

【EDA考試復習試題及答案】相關文章:

EDA考試復習試題07-18

EDA考試復習題及答案06-18

EDA考試復習題08-27

EDA考試復習模擬題10-29

2017年EDA復習題及答案08-17

cad基礎考試復習試題附答案09-20

2016年執業醫師考試復習試題及答案10-22

大學CAD考試復習試題2024附答案06-28

2017年cad考試復習試題「附答案」11-13

亚洲制服丝袜二区欧美精品,亚洲精品无码视频乱码,日韩av无码一区二区,国产人妖视频一区二区
亚洲欧美综合国产精品二区 | 日本国产亚洲一区不卡 | 最精品中文字幕亚洲日本 | 亚洲日韩性欧美中文字幕 | 尤物国产在线精品三区蜜芽 | 久热这里只精品国产8 |